![]() |
久久建筑網(wǎng)(brightonrobinsfc.com)致力打造一個專業(yè)的建筑學(xué)習(xí)分享平臺! | 用戶登錄 免費注冊 | 投訴舉報 | 會員中心 | 上傳資料 |

數(shù)字電路設(shè)計.doc
資料評價:
暫無
生成時間:
2021-05-03
下載權(quán)限:
免費會員
文件大。
171KB
文件類型:
.doc
瀏覽次數(shù):
2
建筑論壇:
上傳會員:
irvhq
所屬欄目:
網(wǎng)絡(luò)技術(shù)1
下載地址:
資料是由會員“irvhq”上傳到本平臺,如有不妥請聯(lián)系客服。違規(guī)侵權(quán)投訴
數(shù)字電路設(shè)計,數(shù)字電路設(shè)計。
數(shù)字電路設(shè)計、表格
、數(shù)字電路設(shè)計
組合邏輯電路設(shè)計
時序邏輯電路設(shè)計
存儲器技術(shù)
數(shù)字電路系統(tǒng)設(shè)計方法
組合邏輯電路設(shè)計
任何時刻電路的輸出值僅僅取決于該時刻各輸入變量取值的某種組合。這種電路叫組合邏輯電路。組合邏輯電路在設(shè)計時,用小規(guī)模數(shù)字集成電路設(shè)計,最簡的標(biāo)準(zhǔn)是所用門電路的個數(shù)最少、輸入端數(shù)最少;用中規(guī)模數(shù)字集成電路設(shè)計,最簡的標(biāo)準(zhǔn)則是所用集成塊的個數(shù)最少、品種最少、連線也最少。因而,設(shè)計方法也不完全一致。
用器件設(shè)計組合邏輯電路
用器件設(shè)計組合邏輯電路的步驟如下:
根據(jù)對電路邏輯功能的要求,列出真值表;
由真值表寫出邏輯表達式;
簡化和變換邏輯表達式,從而畫出邏輯圖。
用器件設(shè)計組合邏輯電路
用器件設(shè)計組合邏輯電路的步驟如下:
前面兩步與用器件設(shè)計的步驟完全一樣。
變換表達式。把待生成邏輯函數(shù)表達式,變換成與所用器件輸出函數(shù)式類似的形式。
對照表達式。確定器件所接的變量或常量。
時序邏輯電路設(shè)計
時序電路設(shè)計又稱時序電路綜合,它是時序電路分析的逆過程,即根據(jù)給定的邏輯功能要求,選擇適當(dāng)?shù)倪壿嬈骷O(shè)計出符合要求的時序邏輯電路,對時序電路的設(shè)計除了設(shè)計方法的問題還應(yīng)注意時序配合的問題。時序邏輯電路可用觸發(fā)器及門電路設(shè)計,也可用時序的中規(guī)模的集成器件構(gòu)成,以下我們分別介紹它們的設(shè)計步驟。
用器件設(shè)計時序邏輯電路
用觸發(fā)器及門電路設(shè)計時序邏輯電路的一般步驟如圖所示。
由給定的邏輯功能求出原始狀態(tài)圖:首先分析給定的邏輯功能,從而求出對應(yīng)的狀態(tài)轉(zhuǎn)換圖。這種直接由要求實現(xiàn)的邏輯功能求得的狀態(tài)轉(zhuǎn)換圖叫做原始狀態(tài)圖。
狀態(tài)化簡:根據(jù)給定要求得到的原始狀態(tài)圖很可能包含有多余的狀態(tài),需要進行狀態(tài)化簡或狀態(tài)合并。狀態(tài)化簡是建立在狀態(tài)等價這個概念的基礎(chǔ)上的。
狀態(tài)編碼、并畫出編碼形式的狀態(tài)圖及狀態(tài)表:在得到簡化的狀態(tài)圖后,要對每一個狀態(tài)指定個二進制代碼,這就是狀態(tài)編碼或稱狀態(tài)分配。
選擇觸發(fā)器的類型及個數(shù):
求電路的輸出方程及各觸發(fā)器的驅(qū)動方程:根據(jù)編碼后的狀態(tài)表及觸發(fā)器的驅(qū)動表可求得電路的輸出方程和各觸發(fā)器的驅(qū)動方程。
畫邏輯電路,并檢查自啟動能力。
用中規(guī)模時序邏輯器件構(gòu)成時序邏輯電路
用中規(guī)模時序邏輯器件構(gòu)成的時序功能電路主要是指用集成計數(shù)器構(gòu)成任意進制計數(shù)器。構(gòu)成任意進制計數(shù)器的方法有兩種:一種是置數(shù)法,另一種是歸零法。
存儲器技術(shù)
存儲器是計算機和某些數(shù)字系統(tǒng)中的重要組件之一。存儲器技術(shù)隨著微電子技術(shù)的發(fā)展獲得了迅速的發(fā)展。
半導(dǎo)體存儲器的種類
半導(dǎo)體存儲器
數(shù)字電路設(shè)計、表格
、數(shù)字電路設(shè)計
組合邏輯電路設(shè)計
時序邏輯電路設(shè)計
存儲器技術(shù)
數(shù)字電路系統(tǒng)設(shè)計方法
組合邏輯電路設(shè)計
任何時刻電路的輸出值僅僅取決于該時刻各輸入變量取值的某種組合。這種電路叫組合邏輯電路。組合邏輯電路在設(shè)計時,用小規(guī)模數(shù)字集成電路設(shè)計,最簡的標(biāo)準(zhǔn)是所用門電路的個數(shù)最少、輸入端數(shù)最少;用中規(guī)模數(shù)字集成電路設(shè)計,最簡的標(biāo)準(zhǔn)則是所用集成塊的個數(shù)最少、品種最少、連線也最少。因而,設(shè)計方法也不完全一致。
用器件設(shè)計組合邏輯電路
用器件設(shè)計組合邏輯電路的步驟如下:
根據(jù)對電路邏輯功能的要求,列出真值表;
由真值表寫出邏輯表達式;
簡化和變換邏輯表達式,從而畫出邏輯圖。
用器件設(shè)計組合邏輯電路
用器件設(shè)計組合邏輯電路的步驟如下:
前面兩步與用器件設(shè)計的步驟完全一樣。
變換表達式。把待生成邏輯函數(shù)表達式,變換成與所用器件輸出函數(shù)式類似的形式。
對照表達式。確定器件所接的變量或常量。
時序邏輯電路設(shè)計
時序電路設(shè)計又稱時序電路綜合,它是時序電路分析的逆過程,即根據(jù)給定的邏輯功能要求,選擇適當(dāng)?shù)倪壿嬈骷O(shè)計出符合要求的時序邏輯電路,對時序電路的設(shè)計除了設(shè)計方法的問題還應(yīng)注意時序配合的問題。時序邏輯電路可用觸發(fā)器及門電路設(shè)計,也可用時序的中規(guī)模的集成器件構(gòu)成,以下我們分別介紹它們的設(shè)計步驟。
用器件設(shè)計時序邏輯電路
用觸發(fā)器及門電路設(shè)計時序邏輯電路的一般步驟如圖所示。
由給定的邏輯功能求出原始狀態(tài)圖:首先分析給定的邏輯功能,從而求出對應(yīng)的狀態(tài)轉(zhuǎn)換圖。這種直接由要求實現(xiàn)的邏輯功能求得的狀態(tài)轉(zhuǎn)換圖叫做原始狀態(tài)圖。
狀態(tài)化簡:根據(jù)給定要求得到的原始狀態(tài)圖很可能包含有多余的狀態(tài),需要進行狀態(tài)化簡或狀態(tài)合并。狀態(tài)化簡是建立在狀態(tài)等價這個概念的基礎(chǔ)上的。
狀態(tài)編碼、并畫出編碼形式的狀態(tài)圖及狀態(tài)表:在得到簡化的狀態(tài)圖后,要對每一個狀態(tài)指定個二進制代碼,這就是狀態(tài)編碼或稱狀態(tài)分配。
選擇觸發(fā)器的類型及個數(shù):
求電路的輸出方程及各觸發(fā)器的驅(qū)動方程:根據(jù)編碼后的狀態(tài)表及觸發(fā)器的驅(qū)動表可求得電路的輸出方程和各觸發(fā)器的驅(qū)動方程。
畫邏輯電路,并檢查自啟動能力。
用中規(guī)模時序邏輯器件構(gòu)成時序邏輯電路
用中規(guī)模時序邏輯器件構(gòu)成的時序功能電路主要是指用集成計數(shù)器構(gòu)成任意進制計數(shù)器。構(gòu)成任意進制計數(shù)器的方法有兩種:一種是置數(shù)法,另一種是歸零法。
存儲器技術(shù)
存儲器是計算機和某些數(shù)字系統(tǒng)中的重要組件之一。存儲器技術(shù)隨著微電子技術(shù)的發(fā)展獲得了迅速的發(fā)展。
半導(dǎo)體存儲器的種類
半導(dǎo)體存儲器
本類欄目導(dǎo)航
猜你還喜歡
-
高速數(shù)字電路設(shè)計及EMC設(shè)計
- 所屬分類:文庫
- 更新時間:2021-08-10
- 瀏覽次數(shù):5
- 高速數(shù)字電路設(shè)計及EMC設(shè)計高速數(shù)字電路設(shè)計及EMC設(shè)計.doc下載
-
數(shù)字電路設(shè)計與集成板生產(chǎn)技術(shù)實用手冊
- 所屬分類:基礎(chǔ)科學(xué)
- 更新時間:2021-07-03
- 瀏覽次數(shù):3
- 數(shù)字電路設(shè)計與集成板生產(chǎn)技術(shù)實用手冊數(shù)字電路設(shè)計與集成板生產(chǎn)技術(shù)實用手冊,數(shù)字電路設(shè)計與集成板生產(chǎn)技術(shù)實用手冊。
-
現(xiàn)代數(shù)字電路設(shè)計學(xué)習(xí)指導(dǎo)與題解_0
- 所屬分類:地理資料
- 更新時間:2021-06-21
- 瀏覽次數(shù):0
- 現(xiàn)代數(shù)字電路設(shè)計學(xué)習(xí)指導(dǎo)與題解_0現(xiàn)代數(shù)字電路設(shè)計學(xué)習(xí)指導(dǎo)與題解_0,電路。
-
FPGA-CPLFPGA-CPLD 數(shù)字電路設(shè)計經(jīng)驗分享
- 所屬分類:網(wǎng)絡(luò)技術(shù)
- 更新時間:2021-06-16
- 瀏覽次數(shù):52
- FPGA-CPLFPGA-CPLD 數(shù)字電路設(shè)計經(jīng)驗分享FPGA-CPLFPGA-CPLD 數(shù)字電路設(shè)計經(jīng)驗分享,單片機,F(xiàn)PGA。
-
CPLD數(shù)字電路設(shè)計—使用MAX+plusⅡ入門篇
- 所屬分類:網(wǎng)絡(luò)技術(shù)
- 更新時間:2021-06-16
- 瀏覽次數(shù):0
- CPLD數(shù)字電路設(shè)計—使用MAX+plusⅡ入門篇CPLD數(shù)字電路設(shè)計—使用MAX+plusⅡ入門篇,單片機,F(xiàn)PGA。
-
華為高速數(shù)字電路設(shè)計-華為黑魔
- 所屬分類:網(wǎng)絡(luò)技術(shù)
- 更新時間:2021-06-16
- 瀏覽次數(shù):3
- 華為高速數(shù)字電路設(shè)計-華為黑魔華為高速數(shù)字電路設(shè)計-華為黑魔書,華為培訓(xùn)資料。
-
數(shù)字電路設(shè)計(二)
- 所屬分類:網(wǎng)絡(luò)技術(shù)
- 更新時間:2021-06-16
- 瀏覽次數(shù):5
- 數(shù)字電路設(shè)計(二)數(shù)字電路設(shè)計(二),數(shù)字電路設(shè)計(二)。 站群推廣項目評估、、表格 數(shù)字電路設(shè)計二信號品質(zhì) 比起模擬信號,數(shù)字信號對噪聲的抵抗能力較強,只要電位水平在一定范圍,就能正確判斷出與。隨著電路速度愈來愈快,信號
-
數(shù)字電路設(shè)計(一)
- 所屬分類:網(wǎng)絡(luò)技術(shù)
- 更新時間:2021-06-16
- 瀏覽次數(shù):0
- 數(shù)字電路設(shè)計(一)數(shù)字電路設(shè)計(一),數(shù)字電路設(shè)計(一)。 站群推廣項目評估、、表格 數(shù)字電路設(shè)計一關(guān)于高速數(shù)字電路的電氣特性,設(shè)計重點大略可分為三項正時 由于數(shù)字電路大多依據(jù)時脈信號來做信號間的同步工作,因此時脈本身的準(zhǔn)
-
數(shù)字電路設(shè)計的抗干擾解決方案
- 所屬分類:網(wǎng)絡(luò)技術(shù)1
- 更新時間:2021-08-03
- 瀏覽次數(shù):0
- 數(shù)字電路設(shè)計的抗干擾解決方案數(shù)字電路設(shè)計的抗干擾解決方案,數(shù)字電路設(shè)計的抗干擾解決方案。
-
VHDL數(shù)字電路設(shè)計教程-Circuit Design with VHDL
- 所屬分類:網(wǎng)絡(luò)技術(shù)1
- 更新時間:2021-08-25
- 瀏覽次數(shù):33
- VHDL數(shù)字電路設(shè)計教程-Circuit Design with VHDLVHDL數(shù)字電路設(shè)計教程-Circuit Design with VHDL,VHDL數(shù)字電路設(shè)計教程 英文版。
-
數(shù)字電路設(shè)計師必知的模擬電路設(shè)計
- 所屬分類:網(wǎng)絡(luò)技術(shù)1
- 更新時間:2021-05-03
- 瀏覽次數(shù):0
- 數(shù)字電路設(shè)計師必知的模擬電路設(shè)計數(shù)字電路設(shè)計師必知的模擬電路設(shè)計,數(shù)字電路設(shè)計師必知的模擬電路設(shè)計。
-
大唐電信FPGACPLD數(shù)字電路設(shè)計經(jīng)驗分享
- 所屬分類:網(wǎng)絡(luò)技術(shù)1
- 更新時間:2021-08-11
- 瀏覽次數(shù):2
- 大唐電信FPGACPLD數(shù)字電路設(shè)計經(jīng)驗分享大唐電信FPGACPLD數(shù)字電路設(shè)計經(jīng)驗分享,大唐電信FPGACPLD數(shù)字電路設(shè)計經(jīng)驗分享。
-
Verilog_HDL與數(shù)字電路設(shè)計
- 所屬分類:網(wǎng)絡(luò)技術(shù)1
- 更新時間:2021-07-14
- 瀏覽次數(shù):0
- Verilog_HDL與數(shù)字電路設(shè)計Verilog_HDL與數(shù)字電路設(shè)計,Verilog。
水利工程:
水利施工方案
水利考試
水利專業(yè)資料
水利軟件
水利論文
結(jié)構(gòu)工程:
結(jié)構(gòu)施組方案
結(jié)構(gòu)圖紙
結(jié)構(gòu)軟件
結(jié)構(gòu)課件
工藝工法
結(jié)構(gòu)考試
結(jié)構(gòu)專業(yè)資料
結(jié)構(gòu)論文
其他資料
安裝工程:
設(shè)備安裝圖紙
安裝工程專業(yè)資料
安裝施組設(shè)計
專題
工程監(jiān)理:
監(jiān)理交底
施工監(jiān)理
監(jiān)理文檔
旁站監(jiān)理
監(jiān)理考試
合同表格
監(jiān)理細(xì)則
監(jiān)理大綱
監(jiān)理總結(jié)
監(jiān)理月報
監(jiān)理規(guī)劃
裝飾裝修:
裝修施工方案
裝修圖紙
室內(nèi)設(shè)計
施工工藝
裝修技術(shù)交底
裝修表格
裝修資料
建筑文庫